第一章 概述(芯动力——硬件加速设计方法 )

前言

本系列记录 MOOC 上的课程学习记录 芯动力——硬件加速设计方法

1.1 概述

产业链

  1. Foundry
  2. Fabless
  3. EDA
  4. Design Service
  5. IP vender
  6. IDM

数字芯片设计流程图

小测验

作业

1 将RTL代码转为网表是哪个阶段?

逻辑综合

2 布局布线阶段的需要输入的设计文件是代码还是网表?

网表

3 功能验证阶段通常有哪些EDA工具?

Modelsim,VCS,NC-verilog

4 Synopsys、Cadence两家的仿真验证工具、逻辑综合工具、形式验证工具、布局布线工具分别是什么?

Synopsys:VCS,DesignCompiler,Formality,ICC

Cadence:NC-Verilog,Genus,FormalCheck,Innovus

补充材料

知乎专栏 – 数字集成电路的设计流程简介

发表评论

您的电子邮箱地址不会被公开。 必填项已用*标注